2.管腳功能描述
來(lái)處理命令、地址、控制信號和時(shí)鐘。FLY_BY的拓撲結構可以有效的減少stub的數量和他們的長(cháng)度,
但是卻會(huì )導致時(shí)鐘和strobe信號在每個(gè)芯片上的flight time skew,這使得控制器(FPGA或者CPU)
很難以保持Tdqss ,tdss和tdsh這些時(shí)序。這樣,ddr3支持write leveling這樣一個(gè)特性,
來(lái)允許控制器來(lái)補償傾斜(flight time skew)。存儲器控制器能夠用該特性和從DDR3反饋的數據調成DQS和CK之間的關(guān)系。
在這種調整中,存儲器控制器可以對DQS信號可調整的延時(shí),來(lái)與時(shí)鐘信號的上升邊沿對齊。
控制器不停對DQS進(jìn)行延時(shí),直到發(fā)現從0到1之間的跳變出現,然后DQS的延時(shí)通過(guò)這樣的方式被建立起來(lái)了,由此